Dörtlü Veri Hızı SRAM - Quad Data Rate SRAM

Dörtlü Veri Hızı (QDR) SRAM , her saat döngüsünde dört kelimeye kadar veri aktarabilen bir tür statik RAM bilgisayar belleğidir. Gibi Çift Veri-Rate (DDR) SDRAM, QDR SRAM, saat sinyalinin hem yükselen hem de düşen kenarlarındaki verileri aktarır. Bu yeteneğin temel amacı, DDR SRAM'de meydana gelen veri yolu dönüş döngüleri nedeniyle bant genişliği kaybı olmadan okuma ve yazma işlemlerinin yüksek saat frekanslarında gerçekleşmesini sağlamaktır. QDR SRAM, biri veri okumak ve diğeri veri yazmak için olmak üzere iki saat kullanır ve ayrı okuma ve yazma veri yollarına (Ayrı G/Ç olarak da bilinir) sahiptir, oysa DDR SRAM tek bir saat kullanır ve her ikisi için kullanılan tek bir ortak veri yoluna sahiptir. okur ve yazar (Ortak G/Ç olarak da bilinir). Bu, saat kablolamasının yayılma gecikmesinden kaynaklanan sorunları ortadan kaldırmaya yardımcı olur ve eşzamanlı okuma ve yazma yanılsamasına izin verir (otobüste görüldüğü gibi, dahili olarak bellek hala geleneksel bir tek bağlantı noktasına sahip olsa da - işlemler ardışıktır ancak ardışıktır).

Tüm veri G/Ç sinyalleri hesaba katıldığında, QDR SRAM, DDR SRAM'den 2 kat daha hızlı değildir, ancak okuma ve yazma işlemleri araya eklendiğinde %100 verimlidir. Buna karşılık DDR SRAM, yalnızca bir istek türü sürekli olarak tekrarlandığında, örneğin yalnızca okuma döngüleri olduğunda en verimlidir. Yazma döngüleri, okuma döngüleri ile karıştırıldığında, veri çekişmesini önlemek için veri yolu dönüşü için bir veya daha fazla döngü kaybolur, dolayısıyla veri yolu verimliliği azalır. Çoğu SRAM üreticisi, QDR ve DDR SRAM'ı aynı fiziksel silikonu kullanarak üretti ve bu, üretim sonrası bir seçimle farklılaştırıldı (örneğin, çip üzerinde bir sigortayı patlatmak).

QDR SRAM, veri çıkışının maliyet, güç verimliliği veya yoğunluktan daha önemli olduğu yüksek hızlı iletişim ve uygulamaları için tasarlanmıştır . Teknoloji tarafından yaratıldı Micron ve Cypress sonradan ardından IDT , ardından NEC , Samsung ve Renesas . Quad Data Rate II+ Bellek şu anda Cypress Semiconductor tarafından Radyasyonla Sertleştirilmiş Ortamlar için tasarlanmaktadır.

G/Ç

Saat girişleri

4 saat hattı:

  • Giriş saati:
    • K
    • K değil veya /K
  • Çıkış saati:
    • C
    • C değil veya /C

Kontrol girişleri

İki kontrol hattı:

  • Yazmama etkinleştirme: /WPS
  • Okunmayan etkinleştirme: /RPS

Otobüsler

Bir adres yolu ve iki veri yolu:

  • Adres veri yolu
  • Otobüsteki veriler
  • Veri çıkışı veriyolu

Saat düzeni

  • adresler
    • C'nin yükselen kenarında mandallı adresi oku
    • Adresi K'nin yükselen kenarında kilitli olarak yazın (4'ün patlaması modunda, 2'nin patlaması, K olmayanın yükselen kenarını kullanır)
  • Veri
    • Yazmak
      • /WPS düşükse
        • Veri Girişindeki bir veri sözcüğü , K'nin yükselen kenarına takılır
        • Veri Girişindeki bir sonraki veri sözcüğü , /K'nin yükselen kenarında kilitlenir
    • oku
      • Bir okuma iki döngülü bir süreçtir
      • /RPS düşükse
        • C'nin ilk yükselen kenarı okuma adresi olan A'yı kilitler.
        • C'nin ikinci yükselen kenarı, A adresinden gelen veri kelimesini Veri Çıkışı veriyoluna yerleştirir.
        • /C'nin bir sonraki yükselen kenarı, A+1 adresinden sonraki veri kelimesini Veri Çıkışı veriyoluna yerleştirir.

Dış bağlantılar

  • AN4065 QDR-II, QDR-II+, DDR-II, DDR-II+ Tasarım Kılavuzu